Kamis, 08 Juni 2023

Laporan Akhir 2 Modul 2

 






1. Jurnal
[Kembali]


2. Alat dan Bahan [Kembali]
 1. Module D'Lorenzo (Panel DL 2203C, Panel DL 2203D, Panel DL 2203S)


 2. Jumper


3. Rangkaian Simulasi [Kembali]




4. Prinsip Kerja Rangkaian [Kembali]
Pada percobaan kedua merupakan rangkaian T flip-flop dan pengaplikasiannya, T flip flop merupakan rangkaian flip-flop yang dibangun dengan menggunakan J-K flip-flop yang kedua inputannya dihubungkan menjadi satu. Pada rangkaian terdapat tiga buah switch B1,B2, dan B0,  VCC, ground, IC 74LS112, dan output. Pada kaki R dan S merupakan aktif low di mana pada saat diberikan input 0 akan bernilai 1 dan jika diberikan input 1 akan bernilai 0.
        
5. Video Rangkaian [Kembali]




6. Analisa [Kembali]

Percobaan II

1. Analisislah hasil yang didapatkan pada percobaan 2 dengan keempat kondisi pada jurnal! Bagaimana output yang dihasilkan dan jelaskan kenapa output bisa seperti itu!


Jawab :

a. Kondisi 1(T bersifat X, Reset =1, Set=1)

Pada kondisi ini riset dan set sama-sama aktif low dan reset bernilai nol sehingga output yang dihasilkan adalah 0.

b. Kondisi 2(T bersifat X, Reset =1, Set=0)

Pada kondisi ini set bernilai 1 sehingga output yang dihasilkan bernilai 1.

c. Kondisi 3(T bersifat X, Reset =1, Set=1)

Pada kondisi ini nilai set dan riset adalah 1 sehingga hasil Q dan Q' adalah 1 dan 1 karena kaki R dan S sama sama aktif.

d. Kondisi 4(T bersifat Clock , Reset =1, Set=1)

Pada kondisi ini R dan S tidak aktif karena inputan bernilai 1 dan pada kaki t diberi inputan clock sehingga outputnya bersifat toogle.

2. Pada percobaan 2 tentang tef flip-flop digunakan IC IC74LS 1122. Jelaskan jenis-jenis dan fungsi dari masing-masing kaki pada IC tersebut.

Jawab:

a. CLR (Reset), Berfungsi untuk mereset pada output flip-flop.

b. Set (Preset), Berfungsi untuk mengset pada output flip-flop.

c. Clock, Merupakan PIN untuk memberikan inputan sinyal yang mengatur kapan flip-flop membaca sinyal masukkan dan mengubah kondisinya.

d. Pin J dan Pin K, Kaki pada pin J dan pin K dihubungkan menjadi satu ke VCC untuk mengatur perubahan keadaan pada flip-flop.

e. Q, Merupakan output pada rangkaian setelah clock aktif.

f. Q', Merupakan komplemen dari output yang menunjukkan kebalikan dari nilai Q.

7. Link Download [Kembali]


Tidak ada komentar:

Posting Komentar

MODUL 4

  [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI     1. Pendahuluan     2. Tujuan     3. Alat dan Bahan     4. Dasar Teori     5. Perc...